Multiplexor

Un multiplexor es un circuito combinacional que tiene 2n líneas de entrada y una sola línea de salida. Simplemente, el multiplexor es un circuito combinacional de múltiples entradas y una sola salida. La información binaria se recibe de las líneas de entrada y se dirige a la línea de salida. En función de los valores de las líneas de selección, una de estas entradas de datos se conectará a la salida.

A diferencia del codificador y el decodificador, hay n líneas de selección y 2n líneas de entrada. Por lo tanto, hay un total de 2N combinaciones posibles de entradas. Un multiplexor también se trata como Mux.

Hay varios tipos de multiplexor que son los siguientes:

Multiplexor 2×1:

En el multiplexor 2×1, sólo hay dos entradas, es decir, A0 y A1, 1 línea de selección, es decir, S0 y una sola salida, es decir, Y. Sobre la base de la combinación de entradas que están presentes en la línea de selección S0, una de estas 2 entradas se conectará a la salida. El diagrama de bloques y la tabla de verdad del multiplexor 2×1 se dan a continuación.

Diagrama de bloques:

Tabla de verdad:

La expresión lógica del término Y es la siguiente:

Y=S0′.A0+S0.A1

El circuito lógico de la expresión anterior se da a continuación:

Multiplexor 4×1:

En el multiplexor 4×1, hay un total de cuatro entradas, a saber, A0, A1, A2, y A3, 2 líneas de selección, es decir, S0 y S1 y una sola salida, es decir, Y. En base a la combinación de entradas que están presentes en las líneas de selección S0 y S1, una de estas 4 entradas se conecta a la salida. El diagrama de bloques y la tabla de verdad del multiplexor 4×1 se dan a continuación.

Diagrama de bloques:

Tabla de verdad:

La expresión lógica del término Y es la siguiente:

Y=S1′ S0′ A0+S1′ S0 A1+S1 S0′ A2+S1 S0 A3

El circuito lógico de la expresión anterior se da a continuación:

Multiplexor de 8 a 1

En el multiplexor de 8 a 1, hay un total de ocho entradas, es decir.e., A0, A1, A2, A3, A4, A5, A6, y A7, 3 líneas de selección, es decir, S0, S1y S2 y una sola salida, es decir, Y. Sobre la base de la combinación de entradas que están presentes en las líneas de selección S0, S1, y S2, una de estas 8 entradas se conectan a la salida. El diagrama de bloques y la tabla de verdad del multiplexor 8×1 se dan a continuación.

Diagrama de bloques:

Tabla de verdad:

La expresión lógica del término Y es la siguiente:

Y=S0′.S1′.S2′.A0+S0.S1′.S2′.A1+S0′.S1.S2′.A2+S0.S1.S2′.A3+S0′.S1′.S2 A4+S0.S1′.S2 A5+S0′.S1.S2 .A6+S0.S1.S3.A7

El circuito lógico de la expresión anterior se da a continuación:

Multiplexor de 8×1 utilizando multiplexores de 4×1 y 2×1

Podemos implementar el multiplexor de 8×1 utilizando un multiplexor de orden inferior. Para implementar el multiplexor 8×1, necesitamos dos multiplexores 4×1 y un multiplexor 2×1. El multiplexor 4×1 tiene 2 líneas de selección, 4 entradas y 1 salida. El multiplexor 2×1 sólo tiene 1 línea de selección.

Para obtener 8 entradas de datos, necesitamos dos multiplexores 4×1. El multiplexor 4×1 produce una salida. Por lo tanto, para obtener la salida final, necesitamos un multiplexor 2×1. El diagrama de bloques del multiplexor 8×1 usando multiplexores 4×1 y 2×1 se da a continuación.

Multiplexor 16 a 1

En el multiplexor 16 a 1, hay un total de 16 entradas, es decir, A0, A1, …, A16, 4 líneas de selección, es decir, S0, S1, S2, y S3 y una sola salida, es decir, Y. Sobre la base de la combinación de entradas que están presentes en las líneas de selección S0, S1, y S2, una de estas 16 entradas se conectará a la salida. El diagrama de bloques y la tabla de verdad del 16×1

Diagrama de bloques:

Tabla de verdad:

La expresión lógica del término Y es la siguiente:

El circuito lógico de la expresión anterior se da a continuación:

Multiplexor de 16×1 utilizando multiplexor de 8×1 y 2×1

Podemos implementar el multiplexor de 16×1 utilizando un multiplexor de orden inferior. Para implementar el multiplexor de 8×1, necesitamos dos multiplexores de 8×1 y un multiplexor de 2×1. El multiplexor 8×1 tiene 3 líneas de selección, 4 entradas y 1 salida. El multiplexor 2×1 sólo tiene 1 línea de selección.

Para obtener 16 entradas de datos, necesitamos dos multiplexores 8×1. El multiplexor 8×1 produce una salida. Por lo tanto, para obtener la salida final, necesitamos un multiplexor 2×1. El diagrama de bloques del multiplexor 16×1 usando multiplexores 8×1 y 2×1 se da a continuación.


Deja una respuesta

Tu dirección de correo electrónico no será publicada.